Menu

Filière

Nanoélectronique
Conception

Filière

Santé
 

Filière

Énergie et
Habitat Intelligent

Filière

Électronique
Imprimée

Filière

Systèmes et
Objets Intelligents

Filière

Sûreté
Sécurité

Filière

Technologie
Innovation

Circuits numériques VLSI

Systèmes et Objets Intelligents

Cette formation s’appuie sur les moyens techniques que met à disposition l’école Grenoble INP Phelma, en particulier pour ses filières SEI « Systèmes Electroniques Intégrés » et CSI   « Conception de Systèmes Intégrés ». Les travaux pratiques se déroulent sur la plateforme CIME, unique plateforme de ce type en France dédiée à la formation dans le domaine de la microélectronique.

Stage soutenu par l'IRT Nanoelec.

Public cible :

Ingénieurs ou techniciens souhaitant implanter des applications numériques sur cible FPGA ou ASIC, à partir d'une description fonctionnelle de type algorithmique

Compétences développées :

• Comprendre les étapes de conception d’architectures numériques pour cible FPGA ou ASIC • Apprendre une méthodologie de conception optimisée, de l'algorithme à l'implantation • Acquérir un complément de compétences en conception VHDL (importance d'optimiser la réflexion sur l'architecture avant la phase de codage en VHDL d'une description synthétisable)

Catégorie :

Formation continue - bac +3 ou équivalent

Durée de formation :

2 jours

Le + : Une alternance entre apports théoriques et applications pratiques, avec plus de 60% de la formation qui se déroule sous forme de travaux pratiques
Nanoelec Formations

IRT NANOELEC FORMATION17 rue des Martyrs
38054 Grenoble cedex 9

Cette adresse e-mail est protégée contre les robots spammeurs. Vous devez activer le JavaScript pour la visualiser.

Un programme conduit par :

GEMbaselineCCI grand format blanc 300dpi      Grenoble INP Logo blanc RVB

 

Mentions Légales

 

Demande d'information